31/03/2006

Celeron T1300 Core Solo au Japon

Celeron T1300 Core Solo au Japon

Comme de coutume les japonais sont toujours aux premières loges pour recueillir les premiers exemplaires des nouveaux produits. Le tout récent Celeron T1300 au Core-Solo version boîte destiné au mobile vient de tomber entre leurs mains. Coté architecture on se trouve face un CPU très bridé aux niveaux des performances puisqu’il est dérivé du Dual-Core (Core-Duo T2300, T2400, T2500, T2600). Le T1300 est cadencé à la fréquence de 1,6 Ghz, intègre un cache L2 de 2mo le tout géré par un FSB(1) de 667 Mhz. En ce qui concerne le voltage, il fonctionne à une tension de 1,25 Volts pour tomber en faible utilisation à 0,95 Volts grâce à la technologie Speedstep Max. Il faut bien reconnaître que le T1300 se destine surtout aux plateformes d’entrée de gamme et il aura beaucoup de mal à s’imposer face à l’arrivée prochaine du Celeron mobile au Core Yonath.

Source infos Watch Impress AKIBA : http://www.watch.impress.co.jp/akiba/

Dico des définitions

FSB(1) (Front Side Bus ou Bus Frontal) Point de passage de toutes les données qui transitent entre le micro-processeur et les autres composants de la carte mère. Son débit dépend de la vitesse d'horloge, exprimée en MHz, et dénote la rapidité des intéractions entre micro-processeur et composants.

10:06 Écrit par CPU History-fr | Lien permanent | Commentaires (0) |  Facebook |

Les commentaires sont fermés.